Логический элемент НЕ

Логические элементы

Цифровые интегральные схемы

Логические элементы (узлы) предназначены для выполнения различных логических (функциональных) операций над дискретными сигналами при двоичном способе их представления.

Преимущественное распространение получили логические элементы потенциального типа. В них используются дискретные сигналы, нулевому значению которых соответствует уровень низкого потенциала, а единичному значению - уровень высокого потенциала (отрицательного или положительного). Связь потенциального логического элемента с предыдущим и последующими узлами в системе осуществляется непосредственно, без применения реактивных компонентов. Благодаря этому преимуществу именно потенциальные логические элементы нашли почти исключительное применение в интегральном исполнении в виде микросхем. С позиций использования логических микросхем потенциального типа и проводится далее рассмотрение логических элементов.

Логические биполярные микросхемы чаще выполняют на транзисторах типа п-р-п с положительным напряжением питания Ек. Этим объясняется, что используемые здесь сигналы имеют положительную полярность. Уровню высокого положительного потенциала («1») на выходе соответствует закрытое состояние транзистора, а уровню низкого потенциала («0») - его открытое состояние. С этой точки зрения, в частности, и следует понимать действие сигнала на входе логического элемента, имеющего непосредственную связь с другими элементами в конкретной схеме. Для упрощения уровень низкого потенциала сигнала полагаем равным нулю, а процесс перехода транзистора из одного состояния в другое — достаточно быстрым.

Логические интегральные микросхемы являются элементами, на основе которых выполняются схемы цифровой техники.

Логический элемент НЕ имеет один вход и один выход. Его условное графическое обозначение (УГО) показано на рис. 2.1, а.

Элемент НЕ выполняет операцию инверсии (отрицания), в связи с чем его часто называют логическим инвертором. Им реализуется функция

. (2.1)

Сигналу х = 0 на входе соответствует F = 1 и, наоборот, при х =1 F = 0.

Работу схемы логического элемента НЕ иллюстрируют таблица истинности и временные диаграммы, приведенные на рис. 2.1, б, в.

Рисунок 2.1 - Условное обозначение логического элемента НЕ (а), его таблица истинности и временные диаграммы (б, в)

Логический элемент НЕ представляет собой ключевую схему на транзисторе (рис. 2.2), анализ которой был дан в п. 1.2. При х = 0 (Uвх =0) транзистор закрыт, напряжение Uкэ≈ Eк, т. е. F = 1. При х = 1 (Uвх = Uвх.отп) транзистор открыт, напряжение Uкэ=∆Uкэ.откр≈0, т. е. F = 0. Открытое состояние транзистора обеспечивается заданием тока базы, вводящего транзистор в режим полного отрытого состояния (насыщения).

Рис. 2.2 - Схема логического элемента НЕ