JK-ТРИГГЕРЫ

Функциональная особенность JK-триггеров состоит в том, что при всех входных комбинациях, кроме одной , они действуют

подобно RS-триггеру, причем вход J играет роль входа S, а K-вход соответствует R-входу. При входной комбинации в каждом такте выходной сигнал меняет свое значение на противоположное.
JK-триггеры не имеют неопределенных состояний. Смена состояний триггера осуществляется в соответствии с табл. 6.6.

Используя карту Карно (рис. 6.10), найдем минимальную форму уравнения триггера.

 

Таблица 6.6

Номер набора Jn Kn Qn Qn+1

 

.

Для составления матрицы переходов JK-триггера подставим в полученное уравнение все возможные сочетания состояний триггера

00 0=, при любом K и J =0,

01 1=, при любом K и J =1.

10 0=, при любом J и K =1,

11 1=, при любом J и K =0.

Откуда следует матрица переходов (табл. 6.7), которую используют при синтезе цифровых ус-тройств на JK-триггерах. В схемном отношении JK-триггер отличается от триггеров RS-типа наличием дополнительных обратных связей. Логическая структура простейшего JK-триггера показана на рис. 6.11.

Элементы временной задержки в данной схеме играют роль стабилизаторов состояний триггера, и непосредственно на его функциональные свойства не влияют.

В интегральной схемотехнике применяются только синхронные JK-триггеры в силу жестких требований к длительности входных сигналов для асинхронного варианта.

Рис. 6.11. Логическая структура JK-триггера.

JK-триггеры относятся к универсальным устройствам. Их универсальность имеет двойственный характер. Во-первых, эти триггеры с равным успехом могут быть использованы в счетчиках, регистрах, делителях частоты и других электронных узлах, во-вторых, путем определенного соединения выводов они легко обращаются в триггеры других типов.

Если, например, принять J=Dи K=, то уравнение JK-триггера примет вид:

,

что соответствует логическому уравнению D-триггера.

Для получения T-триггера достаточно объединить вход J и K и подавать на них входные импульсы. Это будет вариант синхронного T-триггера. В асинхронном варианте T-триггера на входы J и K подают сигнал логической единицы, а входные импульсы поступают на вход синхронизации (рис.6.12).

 

а б в

Рис. 6.12. Использование JK-триггера в качестве: аD-триггера;

б – асинхронного T-триггера; в – синхронного T-триггера

 

Приведенная на рис.6.11 структура является одноступенчатым. JK-триггером. Однако более устойчивыми в работе являются двухступенчатые триггеры, поскольку обе ступени тактируются поочередно, что предупреждает паразитную генерацию в схеме.